【導(dǎo)讀】在精密數(shù)據(jù)采集系統(tǒng)中,工程師常常會(huì)遇到模數(shù)轉(zhuǎn)換器(ADC)輸出出現(xiàn)微小偏差或隨機(jī)波動(dòng)的情況。這類問題往往源于系統(tǒng)內(nèi)部的電源噪聲,尤其是壓控振蕩器(VCO)供電軌上的噪聲。這類噪聲會(huì)引發(fā)時(shí)鐘信號(hào)抖動(dòng),進(jìn)而被用作ADC的采樣時(shí)鐘,最終導(dǎo)致轉(zhuǎn)換誤差和異常數(shù)據(jù)的產(chǎn)生。
傳統(tǒng)上,由于開關(guān)模式電源(SMPS)在開關(guān)操作中不可避免地產(chǎn)生噪聲,一般不直接用于時(shí)鐘等敏感供電軌。為了最大限度降低誤差,通常采用具備高噪聲抑制能力的低壓差線性穩(wěn)壓器(LDO)為關(guān)鍵器件供電。
然而,電源技術(shù)近年來取得重要突破。以 ADI 公司的 LTM8080 為例,該器件將降壓型穩(wěn)壓器、后調(diào)節(jié)雙路LDO和噪聲抑制技術(shù)集成于單一封裝。其輸出噪聲水平可與高性能獨(dú)立LDO(如 LT3045)相媲美,標(biāo)志著SMPS也能直接用于低噪聲供電場(chǎng)景。
為何供電軌噪聲如此關(guān)鍵?
供電軌噪聲對(duì)系統(tǒng)性能的影響不容忽視。例如在圖1所示的典型設(shè)置中,LT3045 LDO 為 ADF4372 頻率合成器的VCO供電,后者為 AD9208 ADC 和 FPGA 板提供時(shí)鐘。圖2所展示的相位噪聲圖,可作為評(píng)估其他電源方案的基準(zhǔn)。
當(dāng)采用噪聲較高的供電軌時(shí),相位噪聲邊帶會(huì)明顯抬高(圖3),進(jìn)而導(dǎo)致ADC采樣時(shí)鐘邊沿出現(xiàn)抖動(dòng)(圖4)。時(shí)鐘抖動(dòng)使得ADC在非理想時(shí)間點(diǎn)對(duì)模擬信號(hào)進(jìn)行采樣,生成存在位錯(cuò)誤的數(shù)據(jù)字。
位錯(cuò)誤可能引發(fā)系統(tǒng)層面的問題。例如在安全關(guān)鍵應(yīng)用中,若數(shù)據(jù)字指示的電壓高于實(shí)際值,可能導(dǎo)致設(shè)備提前激活,甚至在未準(zhǔn)備好的狀態(tài)下禁用安全機(jī)制,造成嚴(yán)重后果。
微信截圖_20251111175037_20251111175335_779.png)
集成架構(gòu)的優(yōu)勢(shì):SMPS + LDO 一體化方案
微信截圖_20251111175054_20251111175453_365.png)
將SMPS與LDO穩(wěn)壓器集成于單一封裝,帶來多方面的系統(tǒng)優(yōu)勢(shì):
輸入靈活性:可直接接入12 V或24 V等工業(yè)標(biāo)準(zhǔn)電源軌;
電壓裕量控制:支持VIOC(電壓輸入?輸出控制)功能,通過調(diào)節(jié)上游SMPS輸出,確保LDO始終工作在最佳裕量電壓,兼顧效率與電源抑制比(PSRR);
噪聲敏感走線內(nèi)置:關(guān)鍵信號(hào)路徑在芯片內(nèi)部完成,降低PCB布局難度;
微信截圖_20251111175113_20251111175608_987.png)
EMI噪聲定向屏蔽:開關(guān)噪聲被引導(dǎo)遠(yuǎn)離LDO輸出,避免影響其噪聲性能;
擴(kuò)展能力:除片內(nèi)LDO外,還可支持外部LDO接入中間總線,提升設(shè)計(jì)靈活性。
此類集成器件在出廠前均經(jīng)過全面測(cè)試,確保實(shí)際性能符合數(shù)據(jù)手冊(cè)規(guī)格。

實(shí)測(cè)表現(xiàn):LTM8080 與 LT3045 對(duì)比
在實(shí)際測(cè)試中,LTM8080 展現(xiàn)出與 LT3045 幾乎一致的噪聲抑制能力。如表2所示,兩者的信噪比(SNR)非常接近;圖6的相位噪聲圖進(jìn)一步驗(yàn)證了LTM8080在噪聲控制方面的優(yōu)秀表現(xiàn)。因此,LTM8080 不僅可作為 LT3045 的替代方案,有效降低位錯(cuò)誤,還具備更低的功率損耗和更高的輸入電壓靈活性。
微信截圖_20251111175157_20251111175744_259.png)
結(jié)論
測(cè)試結(jié)果表明,采用先進(jìn)噪聲抑制技術(shù)(如EMI噪聲屏蔽)的SMPS器件已能夠直接為VCO等噪聲敏感供電軌供電,在不犧牲信噪比的前提下,兼具高效率與設(shè)計(jì)靈活性。盡管本文重點(diǎn)討論的是VCO供電場(chǎng)景,但這種高度集成、低噪聲的SMPS+LDO架構(gòu),同樣適用于其他對(duì)電源純凈度有嚴(yán)苛要求的模擬與射頻電路,為下一代高性能系統(tǒng)設(shè)計(jì)提供了可靠的電源解決方案。



